// SPDX-License-Identifier: (GPL-2.0+ OR BSD-3-Clause) /* * Copyright (C) STMicroelectronics 2019 - All Rights Reserved * Author: Fabien Dessenne for STMicroelectronics. */ &pinctrl { m4_adc1_in6_pins_a: m4-adc1-in6 { pins { pinmux = ; }; }; m4_adc12_ain_pins_a: m4-adc12-ain-0 { pins { pinmux = , /* ADC1 in13 */ , /* ADC1 in6 */ , /* ADC2 in2 */ ; /* ADC2 in6 */ }; }; m4_adc12_usb_pwr_pins_a: m4-adc12-usb-pwr-pins-0 { pins { pinmux = , /* ADC12 in18 */ ; /* ADC12 in19 */ }; }; m4_cec_pins_a: m4-cec-0 { pins { pinmux = ; }; }; m4_cec_pins_b: m4-cec-1 { pins { pinmux = ; }; }; m4_dac_ch1_pins_a: m4-dac-ch1 { pins { pinmux = ; }; }; m4_dac_ch2_pins_a: m4-dac-ch2 { pins { pinmux = ; }; }; m4_dcmi_pins_a: m4-dcmi-0 { pins { pinmux = ,/* DCMI_HSYNC */ ,/* DCMI_VSYNC */ ,/* DCMI_PIXCLK */ ,/* DCMI_D0 */ ,/* DCMI_D1 */ ,/* DCMI_D2 */ ,/* DCMI_D3 */ ,/* DCMI_D4 */ ,/* DCMI_D5 */ ,/* DCMI_D6 */ ,/* DCMI_D7 */ ,/* DCMI_D8 */ ,/* DCMI_D9 */ ,/* DCMI_D10 */ ;/* DCMI_D11 */ }; }; m4_dfsdm_clkout_pins_a: m4-dfsdm-clkout-pins-0 { pins { pinmux = ; /* DFSDM_CKOUT */ }; }; m4_dfsdm_data1_pins_a: m4-dfsdm-data1-pins-0 { pins { pinmux = ; /* DFSDM_DATA1 */ }; }; m4_dfsdm_data3_pins_a: m4-dfsdm-data3-pins-0 { pins { pinmux = ; /* DFSDM_DATA3 */ }; }; m4_ethernet0_rgmii_pins_a: m4-rgmii-0 { pins { pinmux = , /* ETH_RGMII_CLK125 */ , /* ETH_RGMII_GTX_CLK */ , /* ETH_RGMII_TXD0 */ , /* ETH_RGMII_TXD1 */ , /* ETH_RGMII_TXD2 */ , /* ETH_RGMII_TXD3 */ , /* ETH_RGMII_TX_CTL */ , /* ETH_MDC */ , /* ETH_MDIO */ , /* ETH_RGMII_RXD0 */ , /* ETH_RGMII_RXD1 */ , /* ETH_RGMII_RXD2 */ , /* ETH_RGMII_RXD3 */ , /* ETH_RGMII_RX_CLK */ ; /* ETH_RGMII_RX_CTL */ }; }; m4_fmc_pins_a: m4-fmc-0 { pins { pinmux = , /* FMC_NOE */ , /* FMC_NWE */ , /* FMC_A16_FMC_CLE */ , /* FMC_A17_FMC_ALE */ , /* FMC_D0 */ , /* FMC_D1 */ , /* FMC_D2 */ , /* FMC_D3 */ , /* FMC_D4 */ , /* FMC_D5 */ , /* FMC_D6 */ , /* FMC_D7 */ , /* FMC_NE2_FMC_NCE */ ; /* FMC_NWAIT */ }; }; m4_hdp0_pins_a: m4-hdp0-0 { pins { pinmux = ; /* HDP0 */ }; }; m4_hdp6_pins_a: m4-hdp6-0 { pins { pinmux = ; /* HDP6 */ }; }; m4_hdp7_pins_a: m4-hdp7-0 { pins { pinmux = ; /* HDP7 */ }; }; m4_i2c1_pins_a: m4-i2c1-0 { pins { pinmux = , /* I2C1_SCL */ ; /* I2C1_SDA */ }; }; m4_i2c2_pins_a: m4-i2c2-0 { pins { pinmux = , /* I2C2_SCL */ ; /* I2C2_SDA */ }; }; m4_i2c5_pins_a: m4-i2c5-0 { pins { pinmux = , /* I2C5_SCL */ ; /* I2C5_SDA */ }; }; m4_i2s2_pins_a: m4-i2s2-0 { pins { pinmux = , /* I2S2_SDO */ , /* I2S2_WS */ ; /* I2S2_CK */ }; }; m4_ltdc_pins_a: m4-ltdc-a-0 { pins { pinmux = , /* LCD_CLK */ , /* LCD_HSYNC */ , /* LCD_VSYNC */ , /* LCD_DE */ , /* LCD_R0 */ , /* LCD_R1 */ , /* LCD_R2 */ , /* LCD_R3 */ , /* LCD_R4 */ , /* LCD_R5 */ , /* LCD_R6 */ , /* LCD_R7 */ , /* LCD_G0 */ , /* LCD_G1 */ , /* LCD_G2 */ , /* LCD_G3 */ , /* LCD_G4 */ , /* LCD_G5 */ , /* LCD_G6 */ , /* LCD_G7 */ , /* LCD_B0 */ , /* LCD_B1 */ , /* LCD_B2 */ , /* LCD_B3 */ , /* LCD_B4 */ , /* LCD_B5 */ , /* LCD_B6 */ ; /* LCD_B7 */ }; }; m4_ltdc_pins_b: m4-ltdc-b-0 { pins { pinmux = , /* LCD_CLK */ , /* LCD_HSYNC */ , /* LCD_VSYNC */ , /* LCD_DE */ , /* LCD_R0 */ , /* LCD_R1 */ , /* LCD_R2 */ , /* LCD_R3 */ , /* LCD_R4 */ , /* LCD_R5 */ , /* LCD_R6 */ , /* LCD_R7 */ , /* LCD_G0 */ , /* LCD_G1 */ , /* LCD_G2 */ , /* LCD_G3 */ , /* LCD_G4 */ , /* LCD_G5 */ , /* LCD_G6 */ , /* LCD_G7 */ , /* LCD_B0 */ , /* LCD_B1 */ , /* LCD_B2 */ , /* LCD_B3 */ , /* LCD_B4 */ , /* LCD_B5 */ , /* LCD_B6 */ ; /* LCD_B7 */ }; }; m4_m_can1_pins_a: m4-m-can1-0 { pins { pinmux = , /* CAN1_TX */ ; /* CAN1_RX */ }; }; m4_pwm1_pins_a: m4-pwm1-0 { pins { pinmux = , /* TIM1_CH1 */ , /* TIM1_CH2 */ ; /* TIM1_CH4 */ }; }; m4_pwm2_pins_a: m4-pwm2-0 { pins { pinmux = ; /* TIM2_CH4 */ }; }; m4_pwm3_pins_a: m4-pwm3-0 { pins { pinmux = ; /* TIM3_CH2 */ }; }; m4_pwm4_pins_a: m4-pwm4-0 { pins { pinmux = , /* TIM4_CH3 */ ; /* TIM4_CH4 */ }; }; m4_pwm4_pins_b: m4-pwm4-1 { pins { pinmux = ; /* TIM4_CH2 */ }; }; m4_pwm5_pins_a: m4-pwm5-0 { pins { pinmux = ; /* TIM5_CH2 */ }; }; m4_pwm8_pins_a: m4-pwm8-0 { pins { pinmux = ; /* TIM8_CH4 */ }; }; m4_pwm12_pins_a: m4-pwm12-0 { pins { pinmux = ; /* TIM12_CH1 */ }; }; m4_qspi_bk1_pins_a: m4-qspi-bk1-0 { pins { pinmux = , /* QSPI_BK1_IO0 */ , /* QSPI_BK1_IO1 */ , /* QSPI_BK1_IO2 */ , /* QSPI_BK1_IO3 */ ; /* QSPI_BK1_NCS */ }; }; m4_qspi_bk2_pins_a: m4-qspi-bk2-0 { pins { pinmux = , /* QSPI_BK2_IO0 */ , /* QSPI_BK2_IO1 */ , /* QSPI_BK2_IO2 */ , /* QSPI_BK2_IO3 */ ; /* QSPI_BK2_NCS */ }; }; m4_qspi_clk_pins_a: m4-qspi-clk-0 { pins { pinmux = ; /* QSPI_CLK */ }; }; m4_rtc_out2_rmp_pins_a: m4-rtc-out2-rmp-pins-0 { pins { pinmux = ; /* RTC_OUT2_RMP */ }; }; m4_sai2a_pins_a: m4-sai2a-0 { pins { pinmux = , /* SAI2_SCK_A */ , /* SAI2_SD_A */ , /* SAI2_FS_A */ ; /* SAI2_MCLK_A */ }; }; m4_sai2b_pins_a: m4-sai2b-0 { pins { pinmux = , /* SAI2_SCK_B */ , /* SAI2_FS_B */ , /* SAI2_MCLK_B */ ; /* SAI2_SD_B */ }; }; m4_sai2b_pins_b: m4-sai2b-2 { pins { pinmux = ; /* SAI2_SD_B */ }; }; m4_sai4a_pins_a: m4-sai4a-0 { pins { pinmux = ; /* SAI4_SD_A */ }; }; m4_sdmmc1_b4_pins_a: m4-sdmmc1-b4-0 { pins { pinmux = , /* SDMMC1_D0 */ , /* SDMMC1_D1 */ , /* SDMMC1_D2 */ , /* SDMMC1_D3 */ , /* SDMMC1_CMD */ ; /* SDMMC1_CK */ }; }; m4_sdmmc1_dir_pins_a: m4-sdmmc1-dir-0 { pins { pinmux = , /* SDMMC1_D0DIR */ , /* SDMMC1_D123DIR */ , /* SDMMC1_CDIR */ ; /* SDMMC1_CKIN */ }; }; m4_sdmmc2_b4_pins_a: m4-sdmmc2-b4-0 { pins { pinmux = , /* SDMMC2_D0 */ , /* SDMMC2_D1 */ , /* SDMMC2_D2 */ , /* SDMMC2_D3 */ , /* SDMMC2_CMD */ ; /* SDMMC2_CK */ }; }; m4_sdmmc2_b4_pins_b: m4-sdmmc2-b4-1 { pins { pinmux = , /* SDMMC2_D0 */ , /* SDMMC2_D1 */ , /* SDMMC2_D2 */ , /* SDMMC2_D3 */ , /* SDMMC2_CMD */ ; /* SDMMC2_CK */ }; }; m4_sdmmc2_d47_pins_a: m4-sdmmc2-d47-0 { pins { pinmux = , /* SDMMC2_D4 */ , /* SDMMC2_D5 */ , /* SDMMC2_D6 */ ; /* SDMMC2_D7 */ }; }; m4_sdmmc3_b4_pins_a: m4-sdmmc3-b4-0 { pins { pinmux = , /* SDMMC3_D0 */ , /* SDMMC3_D1 */ , /* SDMMC3_D2 */ , /* SDMMC3_D3 */ , /* SDMMC3_CMD */ ; /* SDMMC3_CK */ }; }; m4_spdifrx_pins_a: m4-spdifrx-0 { pins { pinmux = ; /* SPDIF_IN1 */ }; }; m4_spi4_pins_a: m4-spi4-0 { pins { pinmux = , /* SPI4_SCK */ , /* SPI4_MOSI */ ; /* SPI4_MISO */ }; }; m4_spi5_pins_a: m4-spi5-0 { pins { pinmux = , /* SPI5_SCK */ , /* SPI5_MOSI */ ; /* SPI5_MISO */ }; }; m4_stusb1600_pins_a: m4-stusb1600-0 { pins { pinmux = ; }; }; m4_uart4_pins_a: m4-uart4-0 { pins { pinmux = , /* UART4_TX */ ; /* UART4_RX */ }; }; m4_uart7_pins_a: m4-uart7-0 { pins { pinmux = , /* USART7_TX */ ; /* USART7_RX */ }; }; m4_usart2_pins_a: m4-usart2-0 { pins { pinmux = , /* USART2_TX */ , /* USART2_RTS */ , /* USART2_RX */ ; /* USART2_CTS_NSS */ }; }; m4_usart3_pins_a: m4-usart3-0 { pins { pinmux = , /* USART3_TX */ , /* USART3_RTS */ , /* USART3_RX */ ; /* USART3_CTS_NSS */ }; }; m4_usart3_pins_b: m4-usart3-1 { pins { pinmux = , /* USART3_TX */ , /* USART3_RTS */ , /* USART3_RX */ ; /* USART3_CTS_NSS */ }; }; m4_usbotg_hs_pins_a: m4-usbotg_hs-0 { pins { pinmux = ; /* OTG_ID */ }; }; m4_usbotg_fs_dp_dm_pins_a: m4-usbotg-fs-dp-dm-0 { pins { pinmux = , /* OTG_FS_DM */ ; /* OTG_FS_DP */ }; }; }; &pinctrl_z { m4_i2c4_pins_a: m4-i2c4-0 { pins { pinmux = , /* I2C4_SCL */ ; /* I2C4_SDA */ }; }; m4_spi1_pins_a: m4-spi1-0 { pins { pinmux = , /* SPI1_SCK */ , /* SPI1_MOSI */ ; /* SPI1_MISO */ }; }; };