ARM: mx25: Print the silicon revison
Print the silicon revison during boot. Signed-off-by: Fabio Estevam <fabio.estevam@freescale.com>
This commit is contained in:
parent
0a0522cbff
commit
986d0d1bc5
|
@ -105,12 +105,40 @@ ulong imx_get_perclk (int clk)
|
||||||
return lldiv (fref, div);
|
return lldiv (fref, div);
|
||||||
}
|
}
|
||||||
|
|
||||||
|
|
||||||
|
u32 get_cpu_rev(void)
|
||||||
|
{
|
||||||
|
u32 srev;
|
||||||
|
u32 system_rev = 0x25000;
|
||||||
|
|
||||||
|
/* read SREV register from IIM module */
|
||||||
|
struct iim_regs *iim = (struct iim_regs *)IMX_IIM_BASE;
|
||||||
|
srev = readl(&iim->iim_srev);
|
||||||
|
|
||||||
|
switch (srev) {
|
||||||
|
case 0x00:
|
||||||
|
system_rev |= CHIP_REV_1_0;
|
||||||
|
break;
|
||||||
|
case 0x01:
|
||||||
|
system_rev |= CHIP_REV_1_1;
|
||||||
|
break;
|
||||||
|
default:
|
||||||
|
system_rev |= 0x8000;
|
||||||
|
break;
|
||||||
|
}
|
||||||
|
|
||||||
|
return system_rev;
|
||||||
|
}
|
||||||
|
|
||||||
#if defined(CONFIG_DISPLAY_CPUINFO)
|
#if defined(CONFIG_DISPLAY_CPUINFO)
|
||||||
int print_cpuinfo (void)
|
int print_cpuinfo (void)
|
||||||
{
|
{
|
||||||
char buf[32];
|
char buf[32];
|
||||||
|
u32 cpurev = get_cpu_rev();
|
||||||
|
|
||||||
printf ("CPU: Freescale i.MX25 at %s MHz\n\n",
|
printf("CPU: Freescale i.MX25 rev%d.%d%s at %s MHz\n\n",
|
||||||
|
(cpurev & 0xF0) >> 4, (cpurev & 0x0F),
|
||||||
|
((cpurev & 0x8000) ? " unknown" : ""),
|
||||||
strmhz (buf, imx_get_armclk ()));
|
strmhz (buf, imx_get_armclk ()));
|
||||||
return 0;
|
return 0;
|
||||||
}
|
}
|
||||||
|
|
|
@ -351,4 +351,7 @@ struct aips_regs {
|
||||||
#define GPIO3_BASE_ADDR IMX_GPIO3_BASE
|
#define GPIO3_BASE_ADDR IMX_GPIO3_BASE
|
||||||
#define GPIO4_BASE_ADDR IMX_GPIO4_BASE
|
#define GPIO4_BASE_ADDR IMX_GPIO4_BASE
|
||||||
|
|
||||||
|
#define CHIP_REV_1_0 0x10
|
||||||
|
#define CHIP_REV_1_1 0x11
|
||||||
|
|
||||||
#endif /* _IMX_REGS_H */
|
#endif /* _IMX_REGS_H */
|
||||||
|
|
Loading…
Reference in New Issue